GS8320Z36AGT-200 SRAM 2.5 または 3.3V 1M x 36 36M 統合回路IC

カテゴリー:
集積回路 ic
価格:
Email us for details
支払方法:
PayPal,TT,ウェスタンユニオン
仕様
日付コード:
最新のコード
輸送する:
DHL/UPS/FEDEX
条件:
新しい*オリジナル
保証:
365日
鉛のない:
ローズ・コンパイル
リードタイム:
すぐに出荷する
パッケージ:
BGA-165
マウントスタイル:
SMD/SMT
紹介
GS8320Z36AGT-200 SRAM 2.5 または 3.3V 1M x 36 36M
GSI テクノロジー | |
製品カテゴリー: | SRAM |
RoHS について | 詳細 |
36 Mbit | |
1 M × 36 | |
6.5 ns | |
200 MHz | |
パラレル | |
3.6V | |
2.3V | |
205mA,240mA | |
0 C | |
+70°C | |
SMD/SMT | |
TQFP-100 | |
トレー | |
ブランド: | GSI テクノロジー |
メモリタイプ: | SDR |
湿度感がある | そうだ |
製品タイプ: | SRAM |
シリーズ: | GS8320Z36AGT |
18 | |
サブカテゴリ: | メモリとデータ保存 |
商標名: | NBT SRAM |
タイプ: | NBTパイプライン/流通 |
T
GS8320Z36AGTは36Mbitの同期静的SRAMである. GSIのNBT SRAMは,ZBT,NtRAM,NoBLなどの
パイプライン付き読み込み/ダブル遅刻書き込みまたは読み込み/シングル遅刻書き込み SRAMを通過する流れ,利用可能なすべてのバス帯域幅を利用できるようにする
デバイスが読み書きサイクルに切り替わるときに,選択停止サイクルを挿入する必要性をなくして.
同期装置,アドレス,データ入力,読み/書き制御入力が入力クロックの上昇する端に記録される.
バストオーダー制御 (LBO) は,正常に動作するために電源レールに結びつけなければならない.非同期入力には睡眠モードが含まれます.
enable (ZZ) とOutput Enable.Output Enableは,出力ドライバの同期制御をオーバーライドするために使用できます.
RAM の出力ドライバをいつでもオフにします.書き込みサイクルは,内部に自動タイムで開始されます.
この機能は,非同期 SRAM に必要とされる複雑なオフチップ書き込みパルス生成を排除し,簡素化します.
GS8320Z36AGTは,パイプラインまたはフロー・トゥーモードで動作するように設定できます.
パイプライン付きシンクロン装置として動作する,つまり,上昇するエッジに加えてインプットをキャプチャするトリガーレジスタ
読み込みサイクルでは,パイプラインされたSRAM出力データは一時的に削除されます.
アクセスサイクル中に出力レジスタによって保存され,次に上昇する出力ドライバーにリリース
GS8320Z36AGTは,GSIの高性能CMOS技術で実装されており,
JEDEC標準100ピンのTQFPパッケージ
主要 な 特徴
- NBT (No Bus Turn Around) 機能は,ゼロ・ウェイト・リード・ライド・リード・バス利用を可能にします.
- NtRAMTM,NoBLTM,ZBTTM SRAMを通って流れる
- 2.5Vまたは3.3V +10%/~10%のコア電源
- 2.5Vまたは3.3VのI/O電源
- ユーザが設定できるパイプラインとフロー・トゥーモード
- 線形またはインターリーブバーストモードのLBOピン
- 2Mb,4Mb,8Mb,および16Mbデバイスと互換性のあるピン
- バイト書き込み操作 (9 ビットバイト)
- 3チップは,簡単に深さの拡張のための信号を有効にします
- ZZピン 自動停止
- RoHS に準拠する100鉛のTQFPパッケージが利用可能
RFQを送りなさい
ストック:
MOQ:
1pcs