CY7C1360S-166AXC SRAM 9Mb 166Mhz 256K x 36 パイプライン SRAM 統合回路IC

CY7C1360S-166AXC SRAM 9Mb 166Mhz 256K x 36パイプライン SRAM
キプロス | |
製品カテゴリー: | SRAM |
RoHS について | 詳細 |
9 Mbit | |
256k x 36 | |
3.5 ns | |
166 MHz | |
パラレル | |
3.6V | |
3.135V | |
0 C | |
+70°C | |
SMD/SMT | |
LQFP-100 | |
トレー | |
ブランド: | キプロス |
メモリタイプ: | SDR |
湿度感がある | そうだ |
製品タイプ: | SRAM |
シリーズ: | CY7C1360S |
サブカテゴリ: | メモリとデータ保存 |
機能説明
CY7C1360C/CY7C1362C SRAMは,高度な機能を持つ 262,144 x 36 と 524,288 x 18 の SRAM セルを統合しています
シンクロン周辺回路と 2 ビットカウンター
ポジティブ・エッジ・トリガー・クロック・インプット (CLK) によって制御されるレジスタによってゲートされている.
すべてのアドレス,すべてのデータ入力,アドレスパイプライン チップ Enable (CE1),深度拡張 チップ Enables
(CE2とCE3),バースト制御入力 (ADSC,ADSP,ADV),書き込み有効化 (BWX,BWE),グローバル
書き込み (GW) アシンクロン入力には,出力有効 (OE) とZZピンが含まれます.
アドレス・ストロブ・プロセッサーが
ADSC のアドレスを起動します.次のバーストアドレスは,内部で起動できます.
アドバンスピン (ADV) によって制御されるように生成されます.
アドレス,データ入力,および書き込み制御は,自動タイムリングの書き込みサイクルを開始するためにチップに登録されます.この部分は
バイト書き込み操作をサポートする (詳細についてはPin説明と真実表を参照).書き込みサイクルは,
GW は,Byte Write コントロール入力によって制御されるように,幅が1〜2〜4バイトである.
すべてのバイトが書き込まれます.
CY7C1360B/CY7C1362Bは +3.3Vのコア電源から動作し,すべてのカットアウトは,
+2.5Vまたは+3.3Vの電源です.すべての入力と出力はJEDEC標準JESD8-5に対応しています.
特徴
• 250 MHz までのバス操作をサポート
• 利用可能な速度グレードは250,200,および166 MHz
• パイプラインでの稼働のための登録入力と出力
● 3.3V のコア電源
• 2.5V/3.3V I/O 動作
• 速速 に 計測 開始 時間
2.8 ns (250MHzデバイス用)
◎3.0 ns (200MHzデバイス用)
● 3.5 ns (166MHzデバイス用)
• 高性能 3-1-1-1 アクセスレートを提供
• インターリーブまたは線形バーストシーケンスをサポートするユーザー選択可能なバーストカウンタ
• プロセッサとコントローラを別々にアドレスするストロブ
• 同期 自動 タイム 書き込み
• アシンクロン出力
• シングルサイクルのチップの選択解除
• 鉛のない100ピンのTQFP,119ボールBGA,165ボールfBGAパッケージで提供
• TQFPは3チップ有効と2チップ有効で利用可能
• IEEE 1149.1 JTAG対応の境界スキャン
睡眠モードのオプション